Tugas Pendahuluan M2 P1 K11
Percobaan 1 Kondisi 11
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=0, B5=don’t care, B6=clock
2. Rangkaian Simulasi[Kembali]
Flip-Flop JK:Flip-flop JK merupakan elemen memori yang bekerja berdasarkan sinyal clock. Ini memiliki dua masukan utama: J dan K. Masukan J digunakan untuk set (mengubah output menjadi 1), dan masukan K digunakan untuk reset (mengubah output menjadi 0). Saat J dan K aktif bersamaan, flip-flop akan toggling (berpindah dari 0 ke 1 atau sebaliknya setiap ada sinyal clock).
Flip-Flop D:Flip-flop D bekerja dengan hanya satu input, yaitu D. Jika D bernilai 1 pada saat ada sinyal clock, output akan menjadi 1; jika D bernilai 0, output akan menjadi 0.
Masukan (Input):Pada gambar, terdapat B0 hingga B5 sebagai input dengan beberapa kondisi yang tidak penting (don't care) seperti yang dinyatakan. Sinyal masukan ini mempengaruhi keadaan dari flip-flop.
Sinyal Clock:Clock di sini berperan penting dalam memicu perubahan pada flip-flop. Ketika sinyal clock aktif, flip-flop akan memproses masukan dan mengubah output.
Logika Kondisi:Rangkaian ini tampaknya digunakan untuk menentukan kondisi output berdasarkan input yang telah ditetapkan (seperti B0 = 1, B1 = 1, dan B2 sampai B5 don't care). Output akan bergantung pada keadaan dari flip-flop dan logika yang dibangun berdasarkan sinyal masukan tersebut
Download File Rangkaian [Disini]
Komentar
Posting Komentar